IT商业网-解读信息时代的商业变革
当前位置: 首页 > 电脑 > 正文

英特尔Tiger Lake处理器架构大改:增加低延迟的L2缓存

2019-12-02 09:54:36  来源:IT之家    

  根据WCCFTECH的报道,早在Skylake微架构发布时,英特尔就开始在HEDT系列处理器中调整其CPU的缓存结构。现在根据Geekbench的说法,英特尔即将发布的10nm Tiger Lake移动处理器也将进行类似的缓存结构调整。

  

 

  据介绍,在Skylake-X的HEDT处理器中,英特尔减少了L3缓存而增加了低延迟的L2缓存。在Tiger Lake-Y系列处理器中,英特尔可能会在L1、L2和L3缓存上带来全面改进。以前,移动和桌面CPU采用的是相同的缓存结构,但是通过重新设计缓存,英特尔计划提高移动CPU的效率。

  根据Geekbench的数据,Tiger Lake-Y 有4个核心和8个线程。该芯片的特点是大大改变了缓存结构,每个核心拥有1,280KB的L2缓存,L2缓存总量达到了5,120KB,相比前代实现了400%的提升,除此之外L3高速缓存也总共增加了12MB。

  在L1高速缓存方面,英特尔已经将L1指令高速缓存的大小提高到了48KB,但是L1数据高速缓存仍然是32KB。外媒预测,Tiger Lake有望带来PCIe 4.0新特性和Intel Xe 核显。

免责声明: IT商业新闻网遵守行业规则,本站所转载的稿件都标注作者和来源。 IT商业新闻网原创文章,请转载时务必注明文章作者和来源“IT商业新闻网”, 不尊重本站原创的行为将受到IT商业新闻网的追责,转载稿件或作者投稿可能会经编辑修改或者补充, 如有异议可投诉至:post@itxinwen.com
微信公众号:您想你获取IT商业新闻网最新原创内容, 请在微信公众号中搜索“IT商业网”或者搜索微信号:itxinwen,或用扫描左侧微信二维码。 即可添加关注。
标签:

品牌、内容合作请点这里: 寻求合作 ››

相关阅读RELEVANT